4524
博碩士論文
1-Bit-Sigma-Delta-Modulator, 1-bit-sigma-delta-modulator, 37, DDS, Delay-Line, Digitale Frequenzsynthese, Digitale Modulation, Digitale Signalverarbeitung, Digitale-Hardware-Division, Dithering, Frequenzsynthese, Frequenzteilung, Gebrochener-Teilungsfaktor, Jitter, Niedriges-Oversampling-Verhältnis, Noise-Shaping, Phasenakkumulator, Pipeline-Verarbeitung, Quantisierungsrauschen, ROM-less-DDS, Sigma-Delta-Modulation, Sigma-Delta-Rauschformer, Virtuelle-Takterhöhung, ZN 6140, delay-line, digital-frequency-synthesis, digital-hardware-division, digital-modulation, dithering, fractional-division-ratio, frequency-divider, frequency-synthesis, jitter, low-oversampling-ratio, noise-shaping, phase-accumulator, pipeline-architecture, quantisation-noise, sigma-delta-modulation, sigma-delta-noise-former, virtual-clock-enhancement
In der Dissertationsschrift wird ein neuartiges Konzept der Realisierung der Direkten Digitalen Frequenzsynthese (DDS) vorgestellt. Ausgehend von der analysierten Literatur werden das Wirkprinzip eines Standard-DDS-Synthesizer analysiert und Möglichkeiten zur Aufwandsreduktion untersucht. Ein neuartiger Ansatz zur Realisierung einer vollständig digitalen DDS ergibt sich in der Anwendung der Pulse-Output-DDS. Bei der Pulse-Output-DDS wird neben dem D/A-Wandler auch die Sinus-ROM...
出版: |
Sächsische Landesbibliothek - Staats- und Universitätsbibliothek Dresden |
System ID: 10615